问答题
现有8K×8位RAM多片,1片3-8译码器,要构成容量为16K×8位的存储器,请用线译码、部分译码、全译码3种方式分别设计,画出连接图,并指出寻址范围。
线译码法:寻址范围:2000H~5FFFH部分译码寻址范围:0000H~3FFFH......
(↓↓↓ 点击下方‘点击查看答案’看完整答案 ↓↓↓)
问答题 如图,若用1K×8位片子来扩展3K×8位RAM,试核算各片的地址范围为多少?
问答题 什么是地址重叠区?它对存储器扩展有什么影响?
问答题 现有2K×8位的RAM芯片若干片,若用线选法组成存储器,有效的寻址范围最大是多少KB?若用3-8译码器来产生片选信号,则有效的寻址范围最大又是多少?若要将寻址范围扩展到64KB,应选用什么样的译码器来产生片选信号?